142427562

Produkty

R5F100GEAFB#10

Krótki opis:

Technologia o bardzo niskim zużyciu energii
· VDD = pojedyncze napięcie zasilania od 1,6 do 5,5 V
· Tryb WSTRZYMANIA
· Tryb STOP
· Tryb DRZEMKI
Rdzeń procesora RL78
· Architektura CISC z 3-etapowym potokiem


Szczegóły produktu

Tagi produktów

Cechy

Technologia o bardzo niskim zużyciu energii
VDD = pojedyncze napięcie zasilania od 1,6 do 5,5 V
tryb WSTRZYMAJ
tryb STOP
Tryb DRZEMKI
Rdzeń procesora RL78
Architektura CISC z 3-etapowym potokiem
Minimalny czas wykonania instrukcji: Można zmienić
od wysokiej prędkości (0,03125 μs: przy pracy z częstotliwością 32 MHz
z szybkim oscylatorem na chipie) do bardzo niskiej prędkości
(30,5 μs: praca przy 32,768 kHz z podsystemem
zegar)
Przestrzeń adresowa: 1 MB
Rejestry ogólnego przeznaczenia: (rejestr 8-bitowy × 8) × 4
banki
Wbudowana pamięć RAM: od 2 do 32 KB
Pamięć flash kodu
Pamięć flash kodu: od 16 do 512 KB
Rozmiar bloku: 1 KB
Zakaz kasowania bloków i nadpisywania (bezpieczeństwo
funkcjonować)
Funkcja debugowania na chipie
Samodzielne programowanie (z funkcją wymiany rozruchu / osłoną lampy błyskowej
funkcja okna)

Pamięć Flash danych

Pamięć flash danych: od 4 KB do 8 KB
Operacja w tle (BGO): Instrukcje mogą być
wykonywane z pamięci programu podczas przepisywania
pamięć flash danych.
Liczba przepisywania: 1 000 000 razy (TYP.)
Napięcie przepisywania: VDD = 1,8 do 5,5 V
Szybki oscylator na chipie
Wybierz spośród 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz i 1 MHz
Wysoka dokładność: +/- 1,0% (VDD = 1,8 do 5,5 V, TA = -20
do +85°C)

Robocza temperatura otoczenia

TA = -40 do +85°C (A: zastosowania konsumenckie, D:
Zastosowania przemysłowe)
TA = -40 do +105°C (G: Zastosowania przemysłowe)
Zarządzanie energią i funkcja resetowania
Wbudowany obwód resetowania zasilania (POR).
Detektor napięcia na chipie (LVD) (Wybierz przerwanie i
reset z 14 poziomów)
Kontroler DMA (Direct Memory Access) · 2/4 kanały · Liczba zegarów podczas transferu między 8/16-bitowym SFR a wewnętrzną pamięcią RAM: 2 zegary Mnożnik i dzielnik/mnożący akumulator · 16 bitów × 16 bitów = 32 bity (bez znaku lub ze znakiem) · 32 bity ÷ 32 bity = 32 bity (bez znaku) · 16 bitów × 16 bitów + 32 bity = 32 bity (bez znaku lub ze znakiem) Interfejs szeregowy · CSI: 2 do 8 kanałów · UART/UART (obsługa magistrali LIN) : 2 do 4 kanałów · Komunikacja I2C/Uproszczony I2C: 3 do 10 kanałów Timer · 16-bitowy timer: 8 do 16 kanałów · 12-bitowy timer interwałowy: 1 kanał · Zegar czasu rzeczywistego: 1 kanał (kalendarz na 99 lat, funkcja alarmu i funkcja korekcji zegara) · Zegar Watchdog: 1 kanał (działa z dedykowanym oscylatorem o niskiej prędkości na chipie) Przetwornik A/D · Przetwornik A/D o rozdzielczości 8/10 bitów (VDD = 1,6 do 5,5 V) Wejście analogowe: od 6 do 26 kanałów · Wewnętrzne napięcie odniesienia (1,45 V) i czujnik temperatury Uwaga 1 Port I/O · Port I/O: 16 do 120 (N-kanał otwarty dren I/O [napięcie wytrzymywane 6 V]: 0 do 4, N-ch open dren I/O [napięcie wytrzymywane VDD uwaga 2/napięcie wytrzymywane EVDD uwaga 3]: 5 do 25) · Można ustawić na N-kanał otwarty dren, bufor wejściowy TTL i wbudowany rezystor podciągający · Różne interfejsy potencjałów : Można podłączyć do urządzenia 1,8/2,5/3 V · Wbudowana funkcja przerwania klucza · Wbudowany kontroler wyjścia zegara/wyjścia brzęczyka Inne · Wbudowany obwód korekcji BCD (dziesiętny kodowany binarnie) Uwagi 1. Można wybrać tylko w trybie HS (high-speed main) 2. Produkty z 20 do 52 pinami 3. Produkty z 64 do 128 pinami


  • Poprzedni:
  • Następny: